• 10587阅读
  • 8回复

这是我用ir2110做的驱动电路,但仿真老是出错,麻烦各位大侠看看 [复制链接]

上一主题 下一主题
离线z447496660
 

只看楼主 倒序阅读 使用道具 楼主  发表于: 2012-12-11
这是我用ir2110做的驱动电路,但仿真老是出错,麻烦各位大侠看看是哪儿错了呢驱动电路 ir2110.rar (50 K) 下载次数:29
星星知我心
离线z447496660

只看该作者 沙发  发表于: 2012-12-13
怎么没有人帮我呢
星星知我心
离线huxiao119

只看该作者 板凳  发表于: 2012-12-13
这个使用16.6版本的PSpice进行仿真可以收敛。主要不收敛的一个原因是由于数据溢出(Overflow),在IR2110模型内部有很复杂的ABM模型,这些模型在建模的时候没有进行限幅,会导致在计算中出现超出计算机字长的中间值。
16.6版本的PSpice有个Advance Options的选项,其中有个LIMIT的选项,可以限制每个节点的最大电压值。再配合软件的Auto Converge和SKIPBP功能可以得到仿真结果。
仿真结果如下所示:



Cadence --- Capture CIS Allegro PSpice FSP SI
离线z447496660

只看该作者 地板  发表于: 2012-12-14
我用的版本是16.3的   16.6版本的cadence在哪儿下载呢   麻烦发个链接呗
星星知我心
离线z447496660

只看该作者 4楼 发表于: 2012-12-14
我装16.6后仿真  怎么出现如下情况呢
Couldn't open file "D:\逆变驱动电路\ir2110驱动-PSpiceFiles\SCHEMATIC1\0\0.out".It may be that the file-system is readonly or the file does not exist.
星星知我心
离线huxiao119

只看该作者 5楼 发表于: 2012-12-14
那中文路径去掉。另外,在仿真设置中要选中SKIPBP功能,如下所示:
Cadence --- Capture CIS Allegro PSpice FSP SI
离线z447496660

只看该作者 6楼 发表于: 2012-12-14
谢谢版主的帮助
星星知我心
离线jlzhang1989

只看该作者 7楼 发表于: 2014-06-25
我也出现了这种问题,希望16.6能解决!
离线pspicegood

只看该作者 8楼 发表于: 2014-10-18
快速回复
限100 字节
如果您在写长篇帖子又不马上发表,建议存为草稿
 
上一个 下一个